Разделы

Пример внутренней схемы CPLD

Приведенная на рисунке микросхема CPLD состоит из четырех макроячеек, которые связаны между собой внутренними шинами и соединяются с блоками ввода-вывода. Обычно фирмы-изготовители указывают максимально возможное число входных и выходных линий.

Разработка цифровых устройств на программируемых логических интегральных схемах CPLD практически не отличается от разработки обычных цифровых устройств. Разработчики ПЛИС предоставляют пакет САПР в составе которого можно вести разработку цифрового устройства в виде обычных схем в схемном редакторе, а затем транслировать эту схему в файл коммутаций внутренней матрицы межсоединений CPLD. Этот файл загружается в ПЗУ микросхемы CPLD и микросхема превращается в разработанное нами цифровое устройство, фактически в заказную СБИС.

В настоящее время разработка цифровых устройств чаще ведется с применением языков программирования схем, таких как AHDL или VHDL. Применение языков программирования вместо примитивов, являющихся аналогами микросхем средней интеграции, позволяет значительно оптимизировать внутреннюю структуру прошивки микросхемы.

порт ввод листинг модуль

Другие материалы

Синтез автоматической системы передачи кодированных сигналов в канал связи
В системах автоматики, телемеханики и связи, а также в измерительных и вычислительных устройствах производится обработка информации, которая представляется как в цифровой, так и в текстовых формах. Дл ...

Проектирование кабельных сетей на перегоне и станции
На железнодорожном транспорте используются самые различные устройства автоматики, телемеханики и связи. Четкое и бесперебойное функционирование этих устройств в значительной степени зави ...

Разработка печатной платы игровой приставки Game Boy
Первое поколение компьютеров с архитектурой Фон-Неймана Первой работающей машиной с архитектурой Фон-Неймана стал манчестерский «Baby» - Small-Scale Experimental Machine, созданный в М ...

Копирайт 2020 : www.ordinarytech.ru