Разделы

Описание элементной базы

Микросхема К561ЛА7

Данная микросхема выполняет логическую функцию 2И-НЕ. Содержит четыре логических элемента. Нумерация выводов микросхемы и её условное обозначение приведены на рисунке 7.1.

Рисунок 7.1 - Микросхема К561ЛА7

Микросхема К561ЛА8

Данная микросхема выполняет логическую операцию 4И-НЕ. Содержит два логических элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 7.2.

Рисунок 7.2 - Микросхема К561ЛА8

Микросхема К561ЛА9

Данная микросхема выполняет логическую операцию 3И-НЕ. Содержит три логических элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 7.3.

Рисунок 7.3 - Микросхема К561ЛА9

Микросхема К561ЛЕ5

Данная микросхема выполняет логическую операцию 2ИЛИ-НЕ. Содержит четыре логических элемента. Ее условное обозначение приведено на рисунке 7.4.

Рисунок 7.4 - Микросхема К561ЛЕ5

Микросхема К561ЛЕ10

Данная микросхема выполняет логическую функцию 3ИЛИ-НЕ. Содержит три интегральных элемента. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 7.5.

Рисунок 7.5 - Микросхема К561ЛЕ10

Микросхема К561ЛИ1

Данная микросхема реализует функцию 9И, также имеется инвертор. Нумерация выводов микросхемы и ее условное обозначение приведены на рисунке 7.6.

Рисунок 7.6 - Микросхема К561ЛИ1

Микросхема К561ИЕ8

Данная микросхема представляет собой счетчик по модулю 10 с дешифратором, выполнена на основе пятикаскадного высокоскоростного счетчика Джонсона и дешифратора, преобразующего двоичный код в сигнал на одном из десяти выводов.

Если на входе разрешения счета V присутствует низкий уровень, счетчик осуществляет счет синхронно с положительным фронтом на тактовом входе С. При высоком уровне на входе V действие входа С запрещается и счет останавливается. Сброс счетчика осуществляется подачей высокого уровня на вход R. Счетчик имеет выход переноса Р. Положительный фронт выходного сигнала переноса появляется через 10 импульсов на входе С и используется как входной сигнал для счетчика следующей декады.

Структурная схема счетчика К561ИЕ8 и его условное обозначение приведены на рисунке 7.7, а временные диаграммы работы - на рисунке 7.7.

Рисунок 7.7 - Условное обозначение микросхемы К561ИЕ8

Рисунок 7.8 - Временные диаграммы работы микросхемы К561ИЕ8

Микросхема К561ИЕ16

Данная микросхема содержит четырнадцатиразрядный асинхронный счетчик с последовательным переносом. Сброс счетчика в нуль осуществляется импульсом положительной полярности длительностью не менее 550нс. по входу R. Содержимое счетчика увеличивается по отрицательному перепаду (срезу) импульса по входу С. Максимальная частота входных импульсов при В достигает 4МГц. Устройство имеет выходы от 1,4 .14 разрядов. Условное обозначение ИС приведено на рисунке 7.9.

Перейти на страницу: 1 2 3 4

Другие материалы

Синтез дискретных устройств
На современном этапе развития научно-технического прогресса повсеместно, во всех отраслях промышленности идет автоматизация производства. Автоматизация производственных п ...

Проектирование междугородной магистрали между Пензой и Самарой с использованием оптического кабеля
Требуется спроектировать оптическую кабельную магистраль между городами Пензой и Самарой. Передача данных по оптоволоконным кабелям ВОЛС имеет целый ряд преимуществ над ...

Проектирования цифровой АТС, обслуживающей железнодорожные станции
Цель работы: получение навыков проектирования цифровой АТС с услугами ASDN. В данном проекте производится проектирование станции, обслуживающей железнодорожные станции, узловые станци ...

Копирайт 2019 : www.ordinarytech.ru